안녕하세요, 회로설계 멘토 삼코치 입니다:)
우선, 질문자분께서 굉장히 다양한 경험을 쌓기 위해 노력해오셨다는 점이 잘 느껴집니다. 공공기관 인턴 경험, 교환학생, 해외봉사, 실습 등에서 의지를 보여주셨고, 성적이나 어학도 일정 수준 이상을 유지하신 점은 분명 강점입니다. 다만, 삼성전자 회로설계 직무는 특히 경쟁이 치열하고, '핵심 기술 경험'의 유무가 합불을 좌우하는 경우가 많습니다. 이를 바탕으로 조금 더 냉정하게 분석드리겠습니다.
회로설계 직무는 기본적으로 디지털 혹은 아날로그 회로 설계, 검증, 시뮬레이션 툴 활용 경험, RTL 설계 및 검증, 또는 반도체 공정과의 연계 지식 등을 갖춘 인재를 선호합니다. 따라서 가장 중요한 스펙은 학벌이나 대외활동이 아니라 핵심 설계 경험입니다. 질문자분께서 언급하신 스펙 중에서는 직접적인 회로설계 프로젝트 경험이나, VLSI, Verilog, RTL 시뮬레이션, Cadence, HSPICE와 같은 툴 사용 경험이 확인되지 않습니다. 이 부분이 하반기 서류탈락의 가장 큰 요인일 가능성이 높습니다.
즉, 다음과 같은 이유로 판단됩니다.
회로설계 관련 실무 경험 부족: 공공기관 인턴이 인증 엔지니어였다면 측정, 평가, 품질관리와 연관된 업무일 가능성이 높으며, 이는 회로설계와는 직접 연결되기 어렵습니다.
설계 중심 포트폴리오 부재: 3일간의 후공정 실습은 반도체 전반에 대한 관심은 보여주지만, 설계 직무를 지망하기엔 기술적 깊이가 부족해 보입니다. 예를 들어, SoC 설계 프로젝트, 고속 인터페이스 회로 설계, 전력 최적화 설계 등과 같은 구체적 경험이 필요합니다.
지원 동기와 실무 연결성 부족: 자격증(SPOTFIRE 등)과 오픽 AL 준비는 긍정적이나, 설계 직무 자체의 기술 역량을 채우지는 못합니다. 이것은 공정기술 직무 지원 시에는 좀 더 긍정적으로 평가될 수 있습니다.
질문자분께서 회로설계를 여전히 지망하신다면, 실무형 프로젝트 경험이 반드시 필요합니다. 예를 들어, 다음과 같은 경험이 포함된 포트폴리오가 도움이 됩니다.
Verilog HDL로 간단한 ALU, FSM 설계 및 ModelSim 시뮬레이션 수행
Cadence Virtuoso를 활용한 아날로그 회로 설계 및 Corner analysis 결과 도출
대학원 수업 또는 외부 교육기관에서 수행한 Layout 설계 실습
GitHub 또는 포트폴리오 사이트에 프로젝트 기록 정리
반면, 질문자분이 말씀하신 것처럼 공정기술 직무로 방향을 바꾸는 것도 전략적으로 괜찮은 판단입니다. 현재 인턴 경험이 인증, 장비, 공정 평가와 관련이 있다면 이 부분은 공정기술 직무에 훨씬 적합하게 어필될 수 있습니다. 이 경우에는 양산 공정 이해도, 통계적 품질 관리(SPC), FDC, 장비 매칭, 제조 자동화와 같은 키워드 중심으로 자소서를 구성하는 게 중요합니다.
결론적으로 요약하자면, 회로설계 직무 기준으로는 설계 관련 기술 경험이 부족한 상황이 맞습니다. 하지만 공정기술 쪽으로 포커스를 전환하고, 그에 맞게 자기소개서와 포트폴리오를 구성한다면 충분히 경쟁력 있게 보완될 수 있습니다. 혹시 공정기술 쪽으로 자기소개서 작성하실 계획이 있으시다면, 작성한 초안 함께 봐드릴 수 있습니다.
더 자세한 회로설계 컨텐츠를 원하신다면 아래 링크 확인해주세요 :)
https://linktr.ee/circuit_mentor